Міністерство освіти і науки України
НУ “Львівська політехніка”
Кафедра електронних обчислювальних машин
Курсова робота
з курсу “Комп’ютерна схемотехніка”
на тему:
“Запам’ятовувальний пристрій з мікропрограмним керуванням”
Львів - 2007
ЗМІСТ РОБОТИ
1. Мікропрограма у відповідності із заданим варіантом ………………...
3
2. Граф МПА ………………………………………………………………..
4
3. Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 …………………………………………………
5
4. Спрощення виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 …………………………………………………
6
5. Опрацювання та опис функціональної схеми пристрою ……………...
7
6. Опрацювання та опис принципової електричної схеми пристрою …..
9
7. Опрацювання МПА на основі ІС типів КР555РТ17 (постійний запам’ятовуючий пристрій) та КР555ТМ9 (регістр) ………………...
17
7.1 Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3 в цифровій формі …………………………….
17
7.2 Таблиця істинності ПЗП ……………………………………………….
18
7.3 Схема МПА, побудованого на основі ПЗП …………………………...
19
8. Список використаної літератури ……………………………………….
20
1. Мікропрограма у відповідності із заданим варіантом
Мікропрограма 2.1
А0:
якщо
то
К2,K3
йти до
А0;
якщо
то
К1
йти до
А3;
якщо
то
К1
йти до
А1;
якщо
то
К1
йти до
А2;
А1:
якщо
то
К0
йти до
А1;
якщо
то
К1
йти до
А3;
якщо
то
К1
йти до
А0;
якщо
то
К0
йти до
А2;
А2:
якщо
то
К2,К3
йти до
А0;
якщо
то
К0
йти до
А3;
якщо
то
К1
йти до
А2;
якщо
то
К2
йти до
А0;
А3:
якщо
то
К1
йти до
А3;
якщо
то
К2,K3
йти до
А2;
якщо
то
К1
йти до
А0;
якщо
то
К2
йти до
А2;
K0 – EWR
K1 – E+1
K2 – CS
K3 – RD
3. Отримання виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3
3. Отримання виразів для функції збудження D0, D1 та функцій виходів К0, К1, К2, К3
D0=
D1=
K0=
K1=
K2=
K3=
4. Спрощення виразів для функцій збудження D0, D1 та функцій виходів К0, К1, К2, К3
D0=
D1=
K0=
K1=
K2=
K3=
5. Опрацювання та опис функціональної схеми пристрою
Рисунок 2 – Функціональна схема запам’ятовувального пристрою
Запам’ятовувальний пристрій з мікропрограмним керуванням складається з операційного автомату (ОА) та керуючого автомату (КА). Операційний автомат складається з лічильника адреси – СТ2 та запам’ятовувального пристрою – RAM, адресованого лічильником.
Лічильник адреси під час дії тактового імпульса (ТІ), виконує наступні операції: скид в “0”, запис та збільшення вмісту на 1 при наявності на керуючих входах сигналів EWR та E+1 відповідно; запам’ятовувальний пристрій, з організацією 256х8, виконує читання при наявності сигналів CS, RD=1, а запис при CS, RD=0.
Входи завантаження лічильника та інформаційні входи/виходи запам’ятовувального пристрою під’єднані до двонаправленої 8-розрядної шини даних (ШД). Керуючі сигнали:
EWR=K0
E+1=K1
CS=K2
RD=K3
Вони виробляються керуючим автоматом у відповідності з заданою мікропрограмою. Керуючий автомат складається з комбінаційної схеми (КС) на 4 входи та 6 виходів, а також синхронного регістра на D-тригерах (RG).
Під впливом вхідних сигналів У1, У0 на виходах регістра формуються сигнали Q1, Q0, що визначають стан мікропрограмного автомата (МПА), а також керуючі сигнали K0=EWR, K1=E+1, K2=CS, K3=RD.
6. Опрацювання та опис принципової електричної схеми пристрою
Схема електрична принципова запам’ятовувального пристрою з мікропрограмним керуванням зображена у графічній частині курсової роботи.
Вона складається з керуючого автомату і операційного автомату. Комбінаційна схема складається з дешифратора DD1 (К555ИД4), елементів логіки DD2, DD3 (К155ЛА3, К55ЛН1) та мультиплексорів DD4-DD6 (К555КП2). Синхронний регістр DD7 (К55ТМ9) по сигналу фронтальної синхронізації видає сигнали Q0, Q1, які визначають стан МПА,...